看过本文的还看了

相关文献

该作者的其他文献

文献详情 >空时分组码及其FPGA设计 收藏
空时分组码及其FPGA设计

空时分组码及其FPGA设计

作     者:王盈君遥 周围 吴敏子 刘燕容 

作者机构:重庆邮电大学移动通信技术重庆市重点实验室 重庆邮电大学光电工程学院 

基  金:重庆市教委科研项目(KJ090513) 重庆邮电大学研究生教育创新计划重点项目(Y201019) 

出 版 物:《广东通信技术》 (Guangdong Communication Technology)

年 卷 期:2013年第33卷第6期

页      码:61-65,69页

摘      要:对空时分组码的编译码原理及其算法进行了分析。在此基础上,基于QuartusII8.0平台下,提出了QPSK调制下两发两收的空时分组码编译码的总体设计方案,并用Verilog HDL语言进行硬件设计。在此基础上,文章对各个模块进行了详细设计,并对采用QPSK调制的最大似然译码算法进行了简化。为了验证设计方案的可靠性,文章结合Matlab构造的衰落信道搭建了测试平台,测试结果表明该方案能实现空时分组码编译码功能。

主 题 词:MIMO 空时分组码 FPGA 

学科分类:080902[080902] 0809[工学-计算机类] 07[理学] 08[工学] 070104[070104] 081101[081101] 0701[理学-数学类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1006-6403.2013.06.014

馆 藏 号:203765835...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分