看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式脉象采集仪电路设计 收藏
嵌入式脉象采集仪电路设计

嵌入式脉象采集仪电路设计

作     者:翟志华 王留奎 ZHAI Zhi-hua;WANG Liu-kui

作者机构:黄河水利职业技术学院自动化工程系河南开封475003 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2010年第33卷第20期

页      码:43-45,48页

摘      要:该脉象采集仪采用IP核技术、SoPC技术,将脉象采集的大部分功能都集成在一片FPGA内部,并自主进行了脉象采集控制的FPGA设计。该设计采用在SoPC系统外做控制电路部分,三路脉搏信号共用一个ADC,只需要很少的外部器件就能实现。与早期采用工控机、PC机,或者现在多采用的ARM设计方法相比,该脉象采集仪具有成本低,功耗低,体积小,便于扩展,稳定性高和系统维护方便等优点。

主 题 词:脉象采集 FPGA IP核 嵌入式系统 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.16652/j.issn.1004-373x.2010.20.055

馆 藏 号:203779947...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分