看过本文的还看了

相关文献

该作者的其他文献

文献详情 >LZW的异步FIFO输入缓冲设计 收藏
LZW的异步FIFO输入缓冲设计

LZW的异步FIFO输入缓冲设计

作     者:倪露 邹学玉 Ni Lu;Zou Xueyu

作者机构:长江大学电子信息学院荆州434023 

基  金:中石油科技创新基金(2011D-5006-0605) 湖北省教育厅重点项目(D20091204)资助 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2015年第38卷第4期

页      码:19-23页

摘      要:介绍了异步FIFO的工作原理及其设计异步FIFO的主要难点,解决了如何产生空/满标志信号和采用了格雷码方式最大限度降低了电路中亚稳态出现的概率,以及如何控制不同位宽的输入与输出。结合FPGA提出了设计的异步FIFO的2种方法:1)采用QUARTUS II 9.0中的LPM_FIFO;2)设计的异步FIFO,比较了2种异步FIFO模型的性能,设计了相应的verilog HDL代码,并分析了仿真验证结果。结果表明本文的异步FIFO具有延迟小、可靠性高、移植性强的特点。

主 题 词:亚稳态 空/满标志 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1002-7300.2015.04.005

馆 藏 号:203782161...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分