看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的MMU IP软核设计及实现 收藏
基于FPGA的MMU IP软核设计及实现

基于FPGA的MMU IP软核设计及实现

作     者:刘红伟 梁超广 朱慧惠 潘灵 邵龙 林勤 LIU Hong-wei;LIANG Chao-guang;ZHU Hui-hui;PAN Ling;SHAO Long;LIN Qin

作者机构:中国西南电子技术研究所四川成都610036 航空工业西飞研究院陕西西安710000 

出 版 物:《通信技术》 (Communications Technology)

年 卷 期:2019年第52卷第9期

页      码:2291-2297页

摘      要:基于Xilinx公司Ultrascale+系列的ZCU102开发板,设计了一个大规模可编程逻辑器件,从armv8处理器外挂的内存颗粒读取大量数据过程时使用的内存管理单元(MemoryManagementUint,MMU)IP软核,并通过ILA调试工具对该IP软核进行了大量数据的读取验证。该MMU实现了将armv8处理器中运行的Linux操作系统产生数据的虚拟地址发送到MMU,在大规模可编程逻辑器件中完成虚拟地址到物理地址的转换,并通过并行AXI总线读取处理器端产生的数据。

主 题 词:MMU 大规模可编程逻辑器件 虚拟地址 物理地址 

学科分类:08[工学] 0835[0835] 0802[工学-机械学] 080201[080201] 

D O I:10.3969/j.issn.1002-0802.2019.09.039

馆 藏 号:203786623...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分