看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速连续数据流记录系统中并行处理接口的研究 收藏
高速连续数据流记录系统中并行处理接口的研究

高速连续数据流记录系统中并行处理接口的研究

作     者:郭文秀 董永贵 孙照焱 马骋 熊剑平 贾惠波 Guo Wenxiu Dong Yonggui Sun Zhaoyan Ma Cheng Xiong Jianping Jia Huibo(Department of Precision Instruments and Mechanology,Tsinghua University,Beijing100084)

作者机构:清华大学精密仪器与机械学系北京100084 

基  金:973国家重点基础研究发展规划项目(编号:G19990330) 

出 版 物:《计算机工程与应用》 (Computer Engineering and Applications)

年 卷 期:2002年第38卷第6期

页      码:67-69,100页

摘      要:为了解决高速数据流的连续记录/读取与存储介质速度慢之间的矛盾,文中用FPGA设计了基于RAID结构的并行处理接口,实现了高速数据的分割降速、合并/恢复、纠错重构,解决了高速数据流连续存储中的I/O瓶颈问题。并行处理接口采用了流水线的设计方式及动态的逻辑配置,使得系统性能得到很大的优化,解决了高速数据处理中的延迟、数据错误、工作时序不同步等问题。并行处理接口最终在实验系统中实现了对高达160MB/S连续实时数据流的处理。

主 题 词:高速连续数据流记录系统 并行处理接口 数据存储 数据处理 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

核心收录:

D O I:10.3321/j.issn:1002-8331.2002.06.025

馆 藏 号:203802615...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分