看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于长线级联的M-LVDS总线硬件设计与实现 收藏
基于长线级联的M-LVDS总线硬件设计与实现

基于长线级联的M-LVDS总线硬件设计与实现

作     者:刘辉 潘雷 张煜 倪亚玲 

作者机构:卡斯柯信号有限公司 

出 版 物:《电子世界》 (Electronics World)

年 卷 期:2019年第19期

页      码:149-150页

摘      要:在FPGA上实现M-LVDS总线逻辑功能,通过隔离芯片实现总线的对外隔离,再通过总线驱动器实现M-LVDS总线的电平转换。实现M-LVDS总线的长线传输,需要在背板上做终端匹配和滤波处理,以滤除高频干扰。级联线使用双绞屏蔽线。在轨道交通行业中,高速、实时、可靠的数据传输变得越来越重要。在多种高速串行总线通信的方式中,M-LVDS总线的通信速率可达到200Mbps以上,且隔离后的M-LVDS总线的通信速率可以做到100Mbps以上。这种高速串行总线还具有多主、实时性强的特点。

主 题 词:总线驱动器 高速串行总线 电平转换 长线传输 高频干扰 数据传输 通信速率 屏蔽线 

学科分类:08[工学] 0812[工学-测绘类] 

D O I:10.19353/j.cnki.dzsj.2019.19.079

馆 藏 号:203807815...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分