看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高效的多码率LDPC译码器的设计 收藏
一种高效的多码率LDPC译码器的设计

一种高效的多码率LDPC译码器的设计

作     者:李风飞 郝学飞 胡国荣 LI Feng-fei;HAO Xue-fei;HU Guo-rong

作者机构:中国科学院微电子研究所北京100029 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2011年第28卷第2期

页      码:23-27页

摘      要:利用最小和算法(Min-Sum Algorithm,MSA),提出了一种存储高效的、低复杂度的多码率LDPC译码器.通过引入映射网络和地址产生器,采用流水线设计,降低了硬件实现复杂度,减少了存储需求量,提高了系统吞吐量.通过资源复用,在不增加存储器的情况下,实现了码率可调.采用该结构,在FPGA上实现了一个适合中国移动多媒体广播(CMMB)标准的LDPC译码器,1/2码率10次迭代时,吞吐量可达70.5Mb/s,3/4码率15次迭代时,吞吐量可达73.2Mb/s.

主 题 词:LDPC CMMB 最小和算法 FPGA 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.19304/j.cnki.issn1000-7180.2011.02.006

馆 藏 号:203819159...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分