看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于单FPGA的可伸缩高速IP查找设计 收藏
基于单FPGA的可伸缩高速IP查找设计

基于单FPGA的可伸缩高速IP查找设计

作     者:袁晶 陆颖迪 

作者机构:丹麦科技大学信息数学建模学院 丹麦科技大学COM研究中心 

出 版 物:《计算机系统应用》 (Computer Systems & Applications)

年 卷 期:2004年第13卷第9期

页      码:36-39页

摘      要:现今对IP查找的解决策略中,很少同时考虑了经济性和有效性。本文提供了一个经济有效:基于FPGA(现场可编程序门阵列)而且可伸缩(scalable)的设计。通过扩展内部的快速IP查找引擎,可以保证在最差情况下每秒20,000,000次查找,平均情况下每秒36,231,002次。实验模拟所用的路由表信息来自于Mae West的路由表快照。

主 题 词:FPGA 可伸缩 IP 设计 可编程序门阵列 高速 实验模拟 路由表 经济性 Mae 快照 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1003-3254.2004.09.011

馆 藏 号:203819370...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分