看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的IRIG-B(DC)时码解码设计 收藏
基于FPGA的IRIG-B(DC)时码解码设计

基于FPGA的IRIG-B(DC)时码解码设计

作     者:郗海燕 王娟 XI Hai-yan;WANG Juan

作者机构:中国电子科技集团公司第39研究所陕西西安710065 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2014年第22卷第13期

页      码:182-183,186页

摘      要:IRIG-B(DC)码为普遍应用于航天测控领域的一种标准时间码,测控系统内的设备单元需要从IRIG-B(DC)码中解调出时间信息,传统的IRIG-B(DC)解码单元大多采用单片机来实现,结构复杂,易受干扰,文中提出了一种基于FPGA技术的IRIG-B(DC)解码设计方案及详细的设计方法,用MAX+plus II仿真软件对该解码设计进行仿真,并应用工程实例验证该设计的正确性。仿真及工程应用结果表明该设计能准确地从IRIG-B(DC)码中提取时间信息,该设计具有器件少、结构简单、设计灵活、解码精度高、可靠性高等特点。

主 题 词:IRIG—B码 串行码 FPGA 解码 VHDL 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 080402[080402] 0804[工学-材料学] 081001[081001] 

D O I:10.3969/j.issn.1674-6236.2014.13.056

馆 藏 号:203827932...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分