看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于HyperLynx的高速PECL交流耦合时钟设计 收藏
基于HyperLynx的高速PECL交流耦合时钟设计

基于HyperLynx的高速PECL交流耦合时钟设计

作     者:张国栋 李楠 刘凯 ZHANG Guodong;LI Nan;LIU Kai

作者机构:长沙国防科技大学湖南省长沙市410073 

出 版 物:《电子工程师》 (Electronic Engineer)

年 卷 期:2007年第33卷第12期

页      码:18-21页

摘      要:随着高速数据传输发展的需求,在高速IC之间的时钟路径变得越来越关键,成为影响系统性能、功耗及噪声的关键因素。PECL(正电压射极耦合逻辑)信号作为一种适合高速逻辑互联的电平标准,越来越多地应用在高速A/D转换器的时钟设计中。介绍了一种交流耦合形式的PECL高速时钟设计方法。在时钟的端接设计中,采用串联终端匹配和并联终端匹配改善信号完整性,并利用HyperLynx软件进行仿真,取得了良好的效果,对于实际电路设计有良好的指导作用。

主 题 词:PECL HyperLynx 交流耦合 端接 高速A/D转换器 时钟设计 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1674-4888.2007.12.006

馆 藏 号:203840284...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分