看过本文的还看了

相关文献

该作者的其他文献

文献详情 >32位微处理器总线接口部件的设计 收藏
32位微处理器总线接口部件的设计

32位微处理器总线接口部件的设计

作     者:孙华锦 高德远 樊晓桠 张盛兵 

作者机构:西北工业大学航空微电子中心陕西西安710072 

出 版 物:《西北工业大学学报》 (Journal of Northwestern Polytechnical University)

年 卷 期:2004年第22卷第3期

页      码:370-374页

摘      要:由于微处理器和存储器两者之间速度的差异性 ,存储系统已经成为提高微处理器性能的一个瓶颈。同时 ,系统总线的开销在整个访存延迟中占有相当大的比重。因而 ,设计一个高效的总线接口对于提高微处理器的性能是非常重要的。文中在 32位微处理器 ARS0 3总线接口部件的设计中 ,使用 Load/ Store缓冲模型和流水、乱序执行的地址、数据总线等方法来提高其效率 ,采用 M/M/ 1 / K排队论模型确定了缓存队列的长度。实际应用程序仿真结果表明 ,总线接口的设计是高效的 ,去掉使用的优化方法会使 ARS0 3的执行时间平均增加 2 1 .6%。

主 题 词:总线接口部件 微处理器 缓冲队列 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-2758.2004.03.025

馆 藏 号:203854105...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分