看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种应用于DC-OFDM系统的FFT处理器设计 收藏
一种应用于DC-OFDM系统的FFT处理器设计

一种应用于DC-OFDM系统的FFT处理器设计

作     者:刘珍奇 叶凡 李宁 任俊彦 LIU Zhen-qi;YE Fan;LI Ning;REN Jun-yan

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

基  金:国家科技重大专项(2011ZX03004-001-02)资助项目 

出 版 物:《复旦学报(自然科学版)》 (Journal of Fudan University:Natural Science)

年 卷 期:2014年第53卷第4期

页      码:452-457页

摘      要:设计了一种应用于双载波正交频分复用(DC-OFDM)无线通信系统的高速、低功耗快速傅里叶变换(FFT)处理器.为降低传统并行架构带来的硬件实现开销,提出了一种新型的结合FFT分解的多路并行架构,有效减少了实现所需的乘法器和加法器数目,在提高处理器数据吞吐率的同时,进行了芯片面积的优化.另外,采用提出的处理单元实现不同的基运算,并对基-2、基-22、基-23、基-24不同架构下的定点FFT运算所需的硬件开销进行定量分析,以选择最优的基结构.最后,介绍了旋转因子乘法器的设计.设计实现的128点FFT处理器采用SMIC 0.13μm CMOS工艺,芯片面积为1.44 mm2,最大数据吞吐率达到1GS/s,在典型工作频率500MS/s下的功耗为39.5mW.与现有其他128点FFT处理器相比,减小了面积,节约了功耗.

主 题 词:FFT处理器 并行 双载波正交频分复用 低功耗 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.15943/j.cnki.fdxb-jns.2014.04.003

馆 藏 号:203858889...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分