看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种提高安全计算机可靠性的内存检测设计 收藏
一种提高安全计算机可靠性的内存检测设计

一种提高安全计算机可靠性的内存检测设计

作     者:徐军 王澜 耿进龙 崔丹 房增华 XU Jun;WANG Lan;GENG Jinlong;CUI Dan;FANG Zenghua

作者机构:卡斯柯信号有限公司研发中心上海200071 

出 版 物:《铁路计算机应用》 (Railway Computer Application)

年 卷 期:2014年第23卷第10期

页      码:47-52页

摘      要:目前应用在嵌入式系统的各种内存检测方案,很难均衡地满足内存检测性能要求:比较高的检测覆盖率、比较低的硬件开销、比较高的检测速度。根据轨旁安全计算机的系统特性和安全性要求,提出了一种软硬件相结合的内存内建测试架构方案,利用硬件BIST方案来检测高层次内存故障和软件BIST方案来覆盖低层次内存故障。实际项目应用结果显示,该混合内存检测方案可以有效地减少硬件开销和降低检测时间,并提高内存故障检测覆盖率至99%,使系统能够满足高实时性、高安全性的要求。

主 题 词:内存故障 安全 内存检测 

学科分类:08[工学] 081203[081203] 082303[082303] 0835[0835] 0823[工学-农业工程类] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1005-8451.2014.10.012

馆 藏 号:203858961...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分