看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的高速数据采集系统的设计 收藏
基于FPGA的高速数据采集系统的设计

基于FPGA的高速数据采集系统的设计

作     者:朴现磊 熊继军 沈三民 PIAO XIANLEI;XIONG JIJUN;SHEN SANMIN

作者机构:中北大学电子测试技术国家重点实验室山西太原030051 

基  金:国家自然科学基金重点项目(50535030)资助 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2008年第24卷第2期

页      码:209-211页

摘      要:本文介绍了以FPGA为核心逻辑控制模块的高速数据采集系统。设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程。FPGA模块设计使用VHDL语言,在XilinxISE中实现软件设计和完成仿真。整个采集系统不但可实现24路最大工作频率为500kHz的模拟信号采集,而且还能完成1路系统内部信号的采集以达到自校验功能。

主 题 词:FPGA 数据采集 VHDL语言 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.3969/j.issn.1008-0570.2008.02.085

馆 藏 号:203869385...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分