看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的并行中值滤波算法的设计与实现 收藏
基于DSP Builder的并行中值滤波算法的设计与实现

基于DSP Builder的并行中值滤波算法的设计与实现

作     者:罗坤 肖铁军 LUO Kun;XIAO Tie-jun

作者机构:江苏大学计算机学院江苏镇江212013 

出 版 物:《计算机工程与设计》 (Computer Engineering and Design)

年 卷 期:2009年第30卷第6期

页      码:1413-1416页

摘      要:研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSPBuilder实现该算法的硬件电路设计。结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件结构。通过仿真和FPGA验证结果表明,该算法可以有效消除图像随机噪声,同时处理延时短,可以满足嵌入式系统的实时性要求。

主 题 词:DSP Builder 滑动窗口 FPGA 模块化设计 并行计算 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 

D O I:10.16208/j.issn1000-7024.2009.06.003

馆 藏 号:203871449...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分