看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高速LZW压缩算法FPGA硬件实现 收藏
一种高速LZW压缩算法FPGA硬件实现

一种高速LZW压缩算法FPGA硬件实现

作     者:肖建 洪聪 张粮 郭宇锋 XIAO Jian;HONG Cong;ZHANG Liang;GUO Yufeng

作者机构:南京邮电大学电子与光学工程学院微电子学院 

基  金:江苏高校"青蓝工程"资助项目 国家自然科学基金资助项目(61874059) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2019年第49卷第6期

页      码:824-828页

摘      要:在分析LZW算法的基础上,基于FPGA,设计了一个高速LZW压缩算法硬件加速电路,包含异步FIFO、状态机控制和双端口RAM三个主要部分。通过异步FIFO实现提高了数据传输速度;采用精简状态机模块提高了FPGA内部资源的利用率。在Kintex-7 XCKU060平台上验证了设计的正确性和加速特性。实验结果表明,数据压缩速率提升至366 Mbit/s,相比高性能通用处理器平台加速到9.1倍,能效比提升到65.5倍,可满足多种场景下实时无损压缩应用需求。

主 题 词:LZW FPGA 压缩率 状态机 无损 

学科分类:080903[080903] 0809[工学-计算机类] 081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.13911/j.cnki.1004-3365.190131

馆 藏 号:203878602...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分