看过本文的还看了

相关文献

该作者的其他文献

文献详情 >数字时钟锁相环的设计与实现 收藏
数字时钟锁相环的设计与实现

数字时钟锁相环的设计与实现

作     者:裴志强 杨玉飞 刘宝娟 PEI Zhi-qiang;YANG Yu-fei;LIU Bao-juan

作者机构:中国电子科技集团公司第四十七研究所沈阳110032 

出 版 物:《微处理机》 (Microprocessors)

年 卷 期:2012年第33卷第1期

页      码:4-6,11页

摘      要:数字锁相环电路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。在高密度可编程逻辑器件(FPGA)中,根据实际要求,设计FPGA专用数字锁相环电路,可充分利用器件资源,同时把一些相关的数字电路组合在一起,不仅提高了系统的集成度和可靠性,降低了功耗,降低了成本,而且可以使电路性能得到明显改善。

主 题 词:现场可编程门阵列 模拟锁相环 数字锁相环 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1002-2279.2012.01.002

馆 藏 号:203880683...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分