看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种8 Gsps模数转换器中的8B10B编码电路设计 收藏
一种8 Gsps模数转换器中的8B10B编码电路设计

一种8 Gsps模数转换器中的8B10B编码电路设计

作     者:张博 陶晓旭 刘宇 ZHANG Bo;TAO Xiaoxu;LIU Yu

作者机构:西安邮电大学电子工程学院 

基  金:陕西省技术创新引导专项基金资助项目(2017ZKC02-56) 西安市集成电路重大专项项目(201809174CY3JC) 

出 版 物:《西安邮电大学学报》 (Journal of Xi’an University of Posts and Telecommunications)

年 卷 期:2019年第24卷第5期

页      码:47-52页

摘      要:根据JESD204B协议,设计了一种应用于8 Gsps 12 bit模数转换器(analog-to-digital,ADC)接口电路中的8B10B编码器。该编码器采用双字节并行实现方案将系统时钟由500 MHz降低至250 MHz,通过添加1 bit均衡指示位,使得极性信息先于编码结果产生,减少了极性计算与传递引起的延迟;使用负极性编码,减小对查找表资源的使用。实验结果表明,该编码器能够支持12.9 Gbps的最大通道传输速率,相比级联型编码器和单字节编码器数据传输速率更高。所设计的编码器能够满足8 Gsps 12 bit模数转换器的应用需求。

主 题 词:JESD204B协议 8Gsps模数转换器 8B10B编码器 并行字节 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.13682/j.issn.2095-6533.2019.05.008

馆 藏 号:203884387...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分