看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Nios II的AD7606控制器IP核设计 收藏
基于Nios II的AD7606控制器IP核设计

基于Nios II的AD7606控制器IP核设计

作     者:孟令进 刘三军 MENG Ling-jin;LIU San-jun

作者机构:湖北民族大学信息工程学院湖北恩施445000 湖北民族大学 

基  金:湖北省科技厅自然科学基金项目,项目编号:2019CFB593 博士科研启动资金支持,基金号:MY2018B018 

出 版 物:《信息技术与信息化》 (Information Technology and Informatization)

年 卷 期:2020年第2期

页      码:54-57页

摘      要:本文使用FPGA开发工具Platform Designer的自定义组件功能,提出了一种具有Avalon总线接口的AD7606控制器IP核的设计方法。该IP核既能令8个ADC通道同时输出采集数据,也可以只让指定的部分通道工作,同时该IP核能够通过访问寄存器的方式设定采样频率,并且专用的中断接口可以协助Nios II CPU及时地对采集的数据进行储存与处理。给出了AD7606八通道采集的工作原理以及通过状态机实现控制的方法,所设计的控制器IP核能够方便的挂接到Nios II软核处理器上,具有使用方便、配置灵活等优点,可应用在各种多通道、高精度的数据采集系统中。

主 题 词:片上可编程系统 Nios II Avalon总线 AD7606 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1672-9528.2020.02.016

馆 藏 号:203890850...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分