看过本文的还看了

相关文献

该作者的其他文献

文献详情 >面向按序执行处理器的预执行机制设计空间探索(英文) 收藏
面向按序执行处理器的预执行机制设计空间探索(英文)

面向按序执行处理器的预执行机制设计空间探索(英文)

作     者:王箫音 佟冬 党向磊 陆俊林 程旭 WANG Xiaoyin;TONG Dong;DANG Xianglei;LU Junlin;CHENG Xu

作者机构:北京大学微处理器研究开发中心北京100871 

基  金:863计划(2006AA010202)资助 

出 版 物:《北京大学学报(自然科学版)》 (Acta Scientiarum Naturalium Universitatis Pekinensis)

年 卷 期:2011年第47卷第1期

页      码:35-44页

摘      要:面向按序执行处理器开展预执行机制的设计空间探索,并对预执行机制的优化效果随Cache容量和访存延时的变化趋势进行了量化分析。实验结果表明,对于按序执行处理器,保存并复用预执行期间的有效结果和在预执行访存指令之间进行数据传递都能够有效地提升处理器性能,前者还能够有效地降低能耗开销。将两者相结合使用,在平均情况下将基础处理器的性能提升24.07%,而能耗仅增加4.93%。进一步发现,在Cache容量较大的情况下,预执行仍然能够带来较大幅度的性能提升。并且,随着访存延时的增加,预执行在提高按序执行处理器性能和能效性方面的优势都将更加显著。

主 题 词:按序执行处理器 预执行 访存延时包容 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.13209/j.0479-8023.2011.006

馆 藏 号:203893967...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分