看过本文的还看了

相关文献

该作者的其他文献

文献详情 >低功耗14/8bit逐次逼近式A/D转换器的设计 收藏
低功耗14/8bit逐次逼近式A/D转换器的设计

低功耗14/8bit逐次逼近式A/D转换器的设计

作     者:徐静平 陈娟娟 邓满珍 钟德刚 

作者机构:华中科技大学电子科学与技术系湖北武汉430074 湖南工业大学计算机与通信学院湖南株洲412008 

基  金:国家自然科学基金资助项目(60776016) 

出 版 物:《华中科技大学学报(自然科学版)》 (Journal of Huazhong University of Science and Technology(Natural Science Edition))

年 卷 期:2009年第37卷第3期

页      码:25-28页

摘      要:设计了基于逐次逼近式架构的低功耗A/D转换器,该转换器有14/8 bit转换精度2种工作模式,其采样率分别为0~1×10^5/s和0~2×10^5/s.低功耗转换器基于0.18μm的互补金属氧化物半导体(CMOS)工艺完成版图设计,版图面积仅为0.64 mm×0.31 mm.转换器在最高性能下的积分非线性(INL)和微分非线性(DNL)最低有效位分别为0.38 LSB和0.33 LSB,电流消耗仅为2 mA.

主 题 词:A/D转换器 D/A转换器 低功耗 逐次逼近 互补金属氧化物半导体 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.13245/j.hust.2009.03.012

馆 藏 号:203894787...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分