看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速串行总线RapidlO与PCI Express动态可重配置设计 收藏
高速串行总线RapidlO与PCI Express动态可重配置设计

高速串行总线RapidlO与PCI Express动态可重配置设计

作     者:张月皓 柳桃荣 余开 郭柳柳 Zhang Yuehao;Liu Taorong;Yu Kai;Guo Liuliu

作者机构:博微太赫兹信息科技有限公司合肥230000 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2020年第43卷第3期

页      码:86-91页

摘      要:通过分析当前串行RapidIO协议与PCI Express协议,利用RapidIO与PCI Express在物理层的共同特性,针对多种高速串行接口协议SoC系统设计需求,提出了一种共PHY的高速SoC设计。通过FPGA的动态重配置功能,使用FPGA串行高速收发器GTX,动态转发RapidIO和PCI Express协议包。利用FPGA上的重配置分割,将控制器上层多路选择器放入可重配置部分,实现DMA到多路选择器的可重配设计。实验测试使用两片Virtex-72000T FPGA芯片互联,传输的峰值吞吐量可以达到9.5 Gbps,资源利用率降低到原来的72.8%,系统的灵活性大幅提高。

主 题 词:RapidIO协议 PCI Express协议 动态重配置 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.19651/j.cnki.emt.1903322

馆 藏 号:203899029...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分