看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速多路实时数据采集处理系统设计 收藏
高速多路实时数据采集处理系统设计

高速多路实时数据采集处理系统设计

作     者:肖金球 冯翼 仲嘉霖 

作者机构:苏州科技学院电子与信息工程系苏州215011 

基  金:江苏省高校高新技术项目(030420601) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2004年第30卷第24期

页      码:180-182页

摘      要: 介绍了以CPLD为核心处理芯片的多路数据采集系统的实现方法。该系统通过高速状态机直接将采样数据储存到高速缓冲SRAM阵列中,然后再转存至低速存储器(SDRAM)中,再由CPLD构成的滤波器进行数据处理,整个系统由CPLD和单片微控制器进行联合控制。采用3块TI公司的8位80MSPS的高速单流水线A/D芯片TLV5580采集数据,通过延迟流水采样技术可实现对24路通道,最高采样率为240MHz的模拟信号的采集和处理;采用ALTERA公司的CPLD芯片EPF10K10AFC256-1实现数据处理。通过仿真和调试运行,验证了复杂的数据处理过程被大大简化了,整个系统高速、紧凑,具有良好的抗干扰性。

主 题 词:CPLD 滤波器 SRAM缓冲阵列 高速数据采集 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2004.24.067

馆 藏 号:203900803...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分