看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的同步时钟报文检测电路的设计 收藏
基于FPGA的同步时钟报文检测电路的设计

基于FPGA的同步时钟报文检测电路的设计

作     者:关世友 刘魁 Guan Shiyou;Liu Kui

作者机构:桂林电子科技大学电子工程学院广西桂林541004 

基  金:广西信息与通讯技术重点实验室主任基金资助项目(PF090029) 

出 版 物:《计算机测量与控制》 (Computer Measurement &Control)

年 卷 期:2010年第18卷第11期

页      码:2485-2487,2490页

摘      要:时钟同步技术是解决基于网络的分布式测控系统完成同步测控任务的关键技术,IEEE-1588协议是一种应用于分布式测量和控制系统中的精准时钟同步协议。提出了一种基于IEEE-1588协议在以太网物理层和MAC层之间的介质无关接口(MII/RMII)处检测同步报文的策略和实现精确时间标记方案[1],在此硬件支持方案和方法的基础之上,充分利用FPGA宏模块资源采用较为简便实用的方法设计实现了同步报文检测电路,该部分电路的设计是采用硬件时间标记方案实现IEEE1588高精度时钟同步的基础。在QuartsII 7.2平台下对设计电路进行优化综合和时序仿真,通过在线实时检测验证了电路设计的正确性。初步验证结果表明设计达到课题要求,应用性能良好。

主 题 词:IEEE1588协议 MII接口 网络时钟同步 同步报文检测 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16526/j.cnki.11-4762/tp.2010.11.056

馆 藏 号:203902991...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分