看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种针对Cache Tag单错及邻位双错的低开销容错方法 收藏
一种针对Cache Tag单错及邻位双错的低开销容错方法

一种针对Cache Tag单错及邻位双错的低开销容错方法

作     者:梁贤赓 华更新 高瑛珂 LIANG Xiangeng;Hua Gengxin;Gao Yingke

作者机构:北京控制工程研究所北京100090 

基  金:北京市科学技术委员会资助项目(Z191100004619003) 

出 版 物:《空间控制技术与应用》 (Aerospace Control and Application)

年 卷 期:2020年第46卷第1期

页      码:60-65页

摘      要:Cache是处理器重要的存储模块,对处理器性能提升有着至关重要的作用.空间环境中,保护Cache免受软错误影响已成为设计新一代高可靠微处理器日益严峻的挑战.设计一种针对Cache Tag单错及邻位双错的低开销容错方法.可以保证Cache访问、Cache行填充和Cache行回写不受单位错误和邻位双错的影响,与传统SEC-FastTag容错方法相比,Tag单位及邻位双错容错能力得到提高.通过扩展FastTag结构优化设计,降低SEC-DAEC编解码逻辑带来的面积、功耗以及性能方面的开销.以四路组相连写回Cache为目标系统,与传统SEC-DAEC容错方法相比,本文提出的方法面积开销降低8.47%,功耗开销降低37.7%,关键路径时延减小0.13 ns.

主 题 词:Cache Tag 容错 SEC-FastTag SEC-DAEC 扩展FastTag 

学科分类:08[工学] 0825[工学-环境科学与工程类] 

核心收录:

D O I:10.3969/j.issn.1674-1579.2020.01.009

馆 藏 号:203908264...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分