看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Cyclone Ⅲ FPGA的DDR2接口设计分析 收藏
基于Cyclone Ⅲ FPGA的DDR2接口设计分析

基于Cyclone Ⅲ FPGA的DDR2接口设计分析

作     者:梁华英 高文强 

作者机构:广东省食品药品职业技术学校 华南师范大学附属中学 

出 版 物:《世界电子元器件》 (Global Electronics China)

年 卷 期:2011年第4期

页      码:48-51页

摘      要:DDR SDRAM是Double DataRate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。

主 题 词:DDR2 Cyclone 接口设计 FPGA SDRAM内存 同步动态随机存储器 数据传输率 时钟频率 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1006-7604.2011.04.008

馆 藏 号:203911100...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分