看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种低功耗14 bit逐次逼近型模数转换电路设计 收藏
一种低功耗14 bit逐次逼近型模数转换电路设计

一种低功耗14 bit逐次逼近型模数转换电路设计

作     者:杨羽佳 黄静 赵继聪 王玉娇 孙玲 YANG Yujia;HUANG Jing;ZHAO Jicong;WANG Yujiao;SUN Ling

作者机构:南通大学信息科学技术学院江苏南通226019 

基  金:国家自然科学基金资助项目(61804084) 

出 版 物:《固体电子学研究与进展》 (Research & Progress of SSE)

年 卷 期:2020年第40卷第2期

页      码:138-144页

摘      要:为满足可穿戴集成电路长续航时间的应用需求,设计了一种低功耗14 bit逐次逼近型模数转换电路。为提高电路线性度,采样保持模块利用开关自举原理获得晶体管栅极电压;采用动态预置放大加锁存比较结构,有效降低了比较器模块的功耗;采用分段电容结构,有效减少了数模转换模块的电容数目,节约了芯片版图面积。在Aether软件环境下,采用CSMC 0.18μm CMOS工艺完成了电路的仿真和版图设计,仿真结果表明:电源电压3.3V,输入采样频率为2.08 MHz时,信噪失真比为77.3 dB,有效位数为12.55 bit,电路总功耗为236.4μW,包含I/O焊盘的版图面积为757μm×768μm。

主 题 词:逐次逼近 模数转换 CMOS工艺 低功耗 IP设计 

学科分类:080903[080903] 0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 0702[理学-物理学类] 

D O I:10.19623/j.cnki.rpsse.2020.02.012

馆 藏 号:203922787...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分