看过本文的还看了

相关文献

该作者的其他文献

文献详情 >三级流水线RISC-V处理器设计与验证 收藏
三级流水线RISC-V处理器设计与验证

三级流水线RISC-V处理器设计与验证

作     者:折如义 李炳辉 姜佩贺 She Ruyi;Li Binghui;Jiang Peihe

作者机构:河套学院理学院内蒙古巴彦淖尔015000 烟台大学光电信息科学技术学院山东烟台264005 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2020年第46卷第5期

页      码:44-49页

摘      要:RISC-V作为一种开源精简指令集架构,自发布以来便得到了大量关注。设计了一种三级流水线的RISC-V处理器。其中,采用静态预测BTFN技术处理流水线执行中的分支情况,采用前向旁路传播技术解决数据冒险问题,同时,采用资源共享的办法,复用寄存器堆、加法器、选择器等模块,使设计面积得到一定的优化。在VCS和Verdi等EDA工具中,使用RV32I整数运算指令集对处理器进行了仿真测试,结果表明,所设计的处理器功能正确,达到预定目标。

主 题 词:RISC-V指令集 流水线 处理器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16157/j.issn.0258-7998.200028

馆 藏 号:203926072...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分