看过本文的还看了

相关文献

该作者的其他文献

文献详情 >Sigma Delta ADC中高抽取率滤波器设计 收藏
Sigma Delta ADC中高抽取率滤波器设计

Sigma Delta ADC中高抽取率滤波器设计

作     者:郑伟 高博 刘玥伽 林志滨 龚敏 Zheng Wei;Gao Bo;Liu Yuejia;Lin Zhibin;Gong Min

作者机构:四川大学物理学院成都610065 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2020年第43卷第6期

页      码:160-164页

摘      要:为了解决高阶Sigma-Delta模数转换器(ADC)在折叠带附近噪声衰减不足的问题,针对积分梳状(CIC)函数的零点进行分析,采用了一种零点偏移sinc函数(RS)提高了折叠带附近噪声抑制能力。针对设计中高抽取率和低功耗要求,采用RS函数作为Sigma Delta抽取滤波器的第一级,其后级联两级FIR滤波器完成一款抽取率为256的数字抽取器。5阶RS滤波器,降低了折叠带附近的高频噪声折叠到基带的的影响;第二级和第三级采用转置结构FIR滤波器分别进行32和2的抽取,转置结构的FIR滤波器能够实现了高吞吐量数据处理。整体结构基于0.18μm CMOS标准工艺,结合4阶级联结构、4 bit量化sigma delta调制器结构,可以在20 MHz工作频率下获得160 dB以上的动态范围,最终输出数据有效位数(ENOB)达24 bit,功率为15 MW,面积3.9 mm^2。

主 题 词:Sigma-Delta模数转换器 5阶RS滤波器 高精度 数字抽取器 FPGA 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.19651/j.cnki.emt.1903703

馆 藏 号:203930747...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分