看过本文的还看了

相关文献

该作者的其他文献

文献详情 >全并行FIR滤波器的FPGA实现与优化 收藏
全并行FIR滤波器的FPGA实现与优化

全并行FIR滤波器的FPGA实现与优化

作     者:王英喆 王振宇 严伟 时广轶 WANG Ying-zhe;WANG Zhen-yu;YAN Wei;SHI Guang-yi

作者机构:北京大学软件与微电子学院北京100871 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2015年第23卷第22期

页      码:94-97页

摘      要:FIR数字滤波器的实现方法很多,而现代数字通信对实时性的需求决定其需要很高的数据吞吐率和处理速度。文章探求高速全并行FIR的FPGA实现方法,并以8输入15阶FIR滤波器为示例,在直接型FIR的基础上改进得到全并行FIR结构,采用Verilog硬件描述语言完成设计,仿真结果与MATLAB软件测试结果一致。在此基础上,提出两种改进措施,并进行综合、布局布线,对比所占资源,结果分布式FIR为硬件实现的最佳选择。

主 题 词:FIR滤波器 FPGA 并行结构 流水线 分布式 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.14022/j.cnki.dzsjgc.2015.22.030

馆 藏 号:203936142...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分