看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种改进的40Gb/s以太网循环冗余校验方法及电路设计 收藏
一种改进的40Gb/s以太网循环冗余校验方法及电路设计

一种改进的40Gb/s以太网循环冗余校验方法及电路设计

作     者:陈小莹 于宗光 雷淑岚 周昱 印琴 庞立鹏 CHEN Xiaoying;YU Zongguang;LEI Shulan;ZHOU Yu;YIN Qin;PANG Lipeng

作者机构:江南大学物联网工程学院江苏无锡214122 中国电子科技集团公司第五十八研究所江苏无锡214035 

基  金:江苏省"333"工程科研项目资助(BRA2011115) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2015年第45卷第2期

页      码:245-248,257页

摘      要:针对在40Gb/s以太网规范中定义的循环冗余校验码(Cyclic Redundancy Code,CRC)计算关键路径过长的问题,提出了一种分块处理的方法来缩短每条关键路径的计算时间,从而满足时序的要求。对电路进行仿真,并使用中芯国际65nm工艺库进行综合。验证结果表明,提出的分块并行计算方法正确,并且能够提高CRC计算速度,满足时序要求。

主 题 词:40Gb/s以太网 CRC-32 数据分块 综合 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2015.02.024

馆 藏 号:203956728...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分