看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于ACE约束的S-IRA编译码器设计 收藏
基于ACE约束的S-IRA编译码器设计

基于ACE约束的S-IRA编译码器设计

作     者:刘朋利 何欢 Liu Peng-li1,He Huan2(1.Postgraduate Team 3,ICE,PLAUST,Nanjing Jiangsu 210007,China;2.Postgraduate Team 1,ICE,PLAUST,Nanjing Jiangsu 210007,China;3.Department of Radio Communication,ICE,PLAUST,Nanjing Jiangsu 210007,China)

作者机构:解放军理工大学通信工程学院研究生3队江苏南京210007 解放军理工大学通信工程学院研究生1队江苏南京210007 

出 版 物:《山西电子技术》 (Shanxi Electronic Technology)

年 卷 期:2010年第2期

页      码:47-49,63页

摘      要:考虑到结构化非规则重复累积码具有准循环的结构便于硬件实现,采用了结构化非规则重复累积码进行编码器设计。准循环矩阵的构造采用了基于ACE约束的PEG填充构造方法。结合所用码型的特点,设计出了简单有效的编码流程图。译码方面,采用了分层修正最小和译码算法,并设计出了译码器结构。

主 题 词:结构化非规则重复累积码 分层修正最小和译码算法 编码器结构 译码器结构 

学科分类:07[理学] 08[工学] 070104[070104] 081101[081101] 0701[理学-数学类] 0811[工学-水利类] 

馆 藏 号:203957257...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分