看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于时钟芯片的Pierce晶体振荡器设计 收藏
用于时钟芯片的Pierce晶体振荡器设计

用于时钟芯片的Pierce晶体振荡器设计

作     者:刘惩 李冰 Liu Cheng;Li Bing

作者机构:东南大学集成电路学院南京210096 

基  金:国家科技部科技型中小企业技术创新基金资助项目(07C26213200393) 

出 版 物:《半导体技术》 (Semiconductor Technology)

年 卷 期:2008年第33卷第1期

页      码:30-34页

摘      要:分析了Pierce晶体振荡器的起振条件以及传统结构的局限性。基于CSMC0.5μmCMOS工艺设计实现了一种应用于时钟芯片的32.768kHz的Pierce晶体振荡器电路。采用自动增益控制(AGC)结构,提高了频率稳定性,降低了功耗;使用单位增益放大器稳定静态工作点,有效地减小了版图的面积。通过Spectre对电路进行仿真,结果显示,电源电压在1.5-5,5v电路输出频率都有较好的精度,最大的频率误差为0,085%,阿伦方差为2×10^-8/s,在3V电源电压下,静态平均电流仅300nA,版图面积为300μm×150μm,满足时钟芯片低功耗、高稳定性、较宽的电源适用范围和节约版图面积的要求。

主 题 词:Pierce晶体振荡器 自动增益控制 单位增益放大器 时钟芯片 低功耗 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1003-353X.2008.01.008

馆 藏 号:203963215...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分