看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种面向多处理器互连的高速串行传输系统设计 收藏
一种面向多处理器互连的高速串行传输系统设计

一种面向多处理器互连的高速串行传输系统设计

作     者:许晋彰 景乃锋 蒋剑飞 XU Jin-zhang;JING Nai-feng;JIANG Jian-fei

作者机构:上海交通大学电子信息与电气工程学院上海200240 

基  金:国家自然科学基金项目(61176037) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2020年第37卷第8期

页      码:16-20,26页

摘      要:为了应对大数据量实时处理,解决处理器间通信带宽瓶颈.采用自主设计的混合多FPGA平台搭建了面向新型RISC-V处理器互连的高速串行传输系统,通过对互连接口的改进,实现了单通道4倍传输速率的提升.实验表明,该系统总吞吐率可达300 Gbps,单通道速率最高可达25 Gbps,支持的互连链路大于40路,传输误码率低于1E-11,能够满足高带宽、高可靠性传输需求,同时极大地减少了IO管脚数量.最后,基于该系统,在相同速率下对比和评估了3种高速串行协议的实现情况,为传输效率提升和系统优化提供帮助.

主 题 词:高速串行 多处理器互连 FPGA设计 片间通信 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.19304/j.cnki.issn1000-7180.2020.08.004

馆 藏 号:203965298...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分