看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式CPU异常处理的设计及其硬件实现 收藏
嵌入式CPU异常处理的设计及其硬件实现

嵌入式CPU异常处理的设计及其硬件实现

作     者:王力翔 冀力强 茆邦琴 时龙兴 

作者机构:东南大学国家专用集成电路系统工程研究中心江苏南京210096 深圳市国微电子股份有限公司广东深圳518040 

出 版 物:《半导体技术》 (Semiconductor Technology)

年 卷 期:2001年第26卷第8期

页      码:27-30页

摘      要:嵌入式CPU已成为SOC设计的热点。异常处理是CPU设计中最关键的部分。介绍嵌入式CPU异常处理的一般机制,并在此基础上设计32位CPU的异常处理模块,给出了仿真结果,并讨论了其方便的可扩展性。

主 题 词:专用集成电路 嵌入式CPU 异常处理 SOC 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1003-353X.2001.08.008

馆 藏 号:203966163...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分