看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于LVDS的并行高速AD接口逻辑设计与实现 收藏
基于LVDS的并行高速AD接口逻辑设计与实现

基于LVDS的并行高速AD接口逻辑设计与实现

作     者:饶嘉成 黄明 汪弈舟 杨富华 马栋梁 RAO Jia-cheng;HUANG Ming;WANG Yi-zhou;YANG Fu-hua;MA Dong-liang

作者机构:北方工业大学北京100144 

基  金:北方工业大学信息学院学生科技活动 北京市大学生科学研究与创业行动计划项目资助与支持 

出 版 物:《工业技术创新》 (Industrial Technology Innovation)

年 卷 期:2020年第7卷第4期

页      码:58-62页

摘      要:随着高速AD在电子测量、宽带通信等领域的广泛应用,FPGA与高速AD的接口设计成为关键和难点,其性能影响应用功能的实现。基于FPGA驱动,实现了LVDS并行ADC配置方案以及时钟数据的时序同步;采用Xilinx XC7A200T芯片和HMCAD1520 AD芯片,实现了250 Msps×14 Bit×2通道的采集设计。逻辑仿真结果验证了设计的合理性,实际板卡测试正确。该系统接口逻辑简单,通用扩展性强,可为并行LVDS驱动高速AD数据采集设计提供有效可行的参考。

主 题 词:高速AD 数据时钟同步 LVDS FPGA 数据采集 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.14103/j.issn.2095-8412.2020.04.011

馆 藏 号:203968746...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分