看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于RISC-V指令集的超标量处理器设计 收藏
基于RISC-V指令集的超标量处理器设计

基于RISC-V指令集的超标量处理器设计

作     者:王旭 李丽斯 赵烁 何虎 WANG Xu;LI Li-si;ZHAO Shuo;HE Hu

作者机构:厦门半导体投资集团有限公司 清华大学 

出 版 物:《中国集成电路》 (China lntegrated Circuit)

年 卷 期:2020年第29卷第9期

页      码:35-41页

摘      要:针对嵌入式设备对高性能处理器低功耗的需求,基于RISC-V指令集的标准,提出了一种顺序双发射的超标量处理器设计方法。处理器代号为Egret,采用九级流水线架构,支持RV32IMAFC指令集。经过UVM验证,Egret处理器Dhrystone性能可以达到1.76DMIPS/MHz,Coremark性能达到2.88Coremark/MHz,Whetstone性能达到0.86MWIPS/MHz。处理器在FPGA上能够稳定运行在100MHz。在SMIC 40nm LL工艺下,处理器频率为600MHz,面积为1mm2。

主 题 词:RISC-V指令集 超标量 流水线 UVM 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

馆 藏 号:203978824...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分