看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Verilog HDL的SPI IP核的设计及仿真实现 收藏
基于Verilog HDL的SPI IP核的设计及仿真实现

基于Verilog HDL的SPI IP核的设计及仿真实现

作     者:白光泽 邢燕 WU Wei;WU Chuan-chuan;LIN Guang-chun

作者机构:长春职业技术学院长春130033 长春物业管理学校长春130033 

基  金:1(07H433) 

出 版 物:《制造业自动化》 (Manufacturing Automation)

年 卷 期:2010年第32卷第12期

页      码:113-115页

摘      要:随着SOC的规模不断扩大,集成的IP模块不断增多,复杂程度不断加大,使得片上各个模块之间的通信问题越来越突出,为了解决这一问题,本文针对SOC片上系统的SPI接口设计,目标是实现适用于SOC设计并且符合SPI通行协议的IP核,让SOC通过此SPI核可以与外围设备通信,中间以片上总线Wishbone为接口,应用VerilogHDL编程时,在遵循SPI协议、实现基本SPI通信的基础上,将RTL级逻辑门数尽可能的减少。保留规定的四个外部信号,将SPI主机与从机分开,仅设计SPI_MASTER Core,利用控制寄存器进行状态控制,省去时钟极性与相位配置,直接与Wishbone总线连接。其次围绕着SPIIP核的设计与实现来讨论和研究SOC设计中IP设计的方法,最后在linux环境下的EDA平台上,用Ncverilog进行仿真,最终得到了较满意的仿真结果,所有仿真模式全部通过。

主 题 词:Verilog HDL SPI IP 仿真实现 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1009-0134.2010.12.42

馆 藏 号:203979784...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分