看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的通用异步收发器设计 收藏
基于FPGA的通用异步收发器设计

基于FPGA的通用异步收发器设计

作     者:林爱英 胡惠敏 贾树恒 LIN Ai-ying;HU Hui-min;JIA Shu-heng

作者机构:河南农业大学理学院河南郑州450002 中国电信咸阳分公司网络维护部陕西咸阳712000 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2011年第34卷第15期

页      码:121-123页

摘      要:采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。

主 题 词:通用异步收发器 现场可编程门阵列 Verilog HDL 串行通信 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.16652/j.issn.1004-373x.2011.15.039

馆 藏 号:203980044...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分