看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于PLB4总线的DDR3控制器的设计与优化 收藏
基于PLB4总线的DDR3控制器的设计与优化

基于PLB4总线的DDR3控制器的设计与优化

作     者:李哲 田泽 王世中 郑斐 LI Zhe;TIAN Ze;WANG Shi-zhong;ZHENG Fei

作者机构:西安航空计算技术研究所集成电路与微系统设计航空科技重点实验室陕西西安710068 

基  金:中国航空科学基金(2015ZC51036) 

出 版 物:《计算机技术与发展》 (Computer Technology and Development)

年 卷 期:2016年第26卷第3期

页      码:181-184,189页

摘      要:内存是计算机系统的信息存储部件,主设备与内存间信息交换的速度是影响系统性能的关键因素。PLB总线是IBM提出的嵌入式总线标准,用于主设备与片内存储以及PCIE、DMA、SRIO等高速设备的互联,在So C设计中使用广泛。该项目中DDR3作为从设备挂接到PLB4总线上,而选用的DDR3控制器IP核基于HIF接口,使用该IP核需要设计一套简单高效的总线桥逻辑,以满足系统访存性能要求。文中提出一种基于PLB4总线接口的DDR3控制器的设计方案,通过对数据流、控制流进行深入分析,采用请求合并、多级流水、数据预测、地址与控制信息复用、读数据乱序处理等方式,对访存效率影响较大的总线桥进行了速度和面积优化。仿真证明,优化后访存性能得到显著提升。

主 题 词:内存 性能 速度 面积 优化 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1673-629X.2016.03.042

馆 藏 号:203982241...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分