看过本文的还看了

相关文献

该作者的其他文献

文献详情 >H.264/AVC解码芯片体系结构与验证 收藏
H.264/AVC解码芯片体系结构与验证

H.264/AVC解码芯片体系结构与验证

作     者:曹朋朋 田泽 许宏杰 赵强 陈威宇 CAO Peng-peng;TIAN Ze;XU Hong-jie;ZHAO Qiang;CHEN Wei-yu

作者机构:中国航空计算技术研究所集成电路与微系统设计航空科技重点实验室陕西西安710068 

基  金:中国航空科学基金(2015ZC51036) 

出 版 物:《计算机技术与发展》 (Computer Technology and Development)

年 卷 期:2016年第26卷第5期

页      码:153-155,161页

摘      要:H.264是一种高性能的视频编解码技术,在编解码效率和性能大幅提高的同时,增强了错误恢复及网络自适应等功能,具有广泛的应用前景,体系结构的合理设计与验证对H.264/AVC芯片至关重要。文中基于对H.264/AVC解码芯片体系结构的研究,构建FPGA验证平台,并对编程结构、软件框架及验证的实施进行了深入探索。首先确定了芯片的体系结构,为H.264/AVC解码芯片的设计验证提供了有力支撑,并通过搭建FPGA的测试,在FPGA对所设计的芯片功能和性能进行验证。验证结果表明,基于该体系结构的芯片功能正确,可满足实时解码需求,体系结构的设计与验证为整个芯片的设计提供了重要保障。

主 题 词:H.264 解码 FPGA 验证 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1673-629X.2016.05.033

馆 藏 号:203982319...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分