看过本文的还看了

相关文献

该作者的其他文献

文献详情 >抗干扰数据链终端频率综合器系统设计与实现 收藏
抗干扰数据链终端频率综合器系统设计与实现

抗干扰数据链终端频率综合器系统设计与实现

作     者:程永茂 李湉雨 徐强 CHENG Yong-mao;LI Tian-yu;XU Qiang

作者机构:海军航空大学岸防兵学院烟台264001 

出 版 物:《自动化与仪表》 (Automation & Instrumentation)

年 卷 期:2020年第35卷第11期

页      码:20-24页

摘      要:为提高数据链的抗干扰性能,采用了实时控制模块与直接数字合成模块相结合的方案设计并实现了一种频率综合器系统。实时控制模块使用FPGA根据抗干扰数据链的工作环境生成相关的工作参数,完成现场控制;直接数字合成模块以AD9915为核心,根据实时控制模块的控制参数,实现频率的跳变。在数据时序与时钟时序的良好配合下,各功能寄存器得到了有效配置,相关数据的读取和写入功能得到了正常实现。试验结果表明,该系统稳定可靠,具有较好的应用价值。

主 题 词:频率综合器 AD9915 直接数字合成 数据链 抗干扰 FPGA 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.19557/j.cnki.1001-9944.2020.11.005

馆 藏 号:203990868...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分