看过本文的还看了

相关文献

该作者的其他文献

文献详情 >CMOS低压差集成稳压器的设计 收藏
CMOS低压差集成稳压器的设计

CMOS低压差集成稳压器的设计

作     者:李和太 李书艳 马建军 李庆奎 LI He-tai;LI Shu-yan;MA Jian-jun;LI Qing-kui

作者机构:沈阳工业大学信息科学与工程学院沈阳110023 辽宁工程技术大学电子与信息工程系辽宁葫芦岛125000 锦州华光电力电子集团公司辽宁锦州121001 

出 版 物:《沈阳工业大学学报》 (Journal of Shenyang University of Technology)

年 卷 期:2006年第28卷第5期

页      码:549-552页

摘      要:CMOS低压差集成稳压器是为便携式电子产品的需要而设计的一种低功耗、低压差集成稳压器.采用CMOS串联式集成稳压电路,内设过流保护电路、过热保护电路.给出了设计电路并分析了工作原理.采用CSMC 0.5μm工艺模型,利用Hspice对电路进行了仿真,仿真结果为:输出电压3.3 V,最大输出电流300 mA,最大静态电流80μA,当输出电流为300 mA时,压差为150 mV,满足低功耗,低压差集成稳压器的要求.

主 题 词:互补金属氧化物半导体 低功耗 低压差 集成稳压器 短路保护 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-1646.2006.05.017

馆 藏 号:203993644...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分