看过本文的还看了

相关文献

该作者的其他文献

文献详情 >应用于高速数据采集系统的超低抖动时钟电路 收藏
应用于高速数据采集系统的超低抖动时钟电路

应用于高速数据采集系统的超低抖动时钟电路

作     者:李海涛 李斌康 阮林波 田耕 张雁霞 LI Haitao;LI Binkang;RUAN Linbo;TIAN Geng;ZHANG Yanxia

作者机构:西北核技术研究所西安710024 强脉冲辐射环境模拟与效应国家重点实验室西安710024 

基  金:国家自然科学基金(11605141)资助项目 强脉冲辐射环境模拟与效应国家重点实验室(西北核技术研究院)专项经费(SKLIPR1501Z、SKLIPR1502Z)资助项目 

出 版 物:《数据采集与处理》 (Journal of Data Acquisition and Processing)

年 卷 期:2020年第35卷第6期

页      码:1192-1199页

摘      要:分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。

主 题 词:高速数据采集 超低时钟抖动 相位噪声 时钟生成 模拟输入带宽 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 0835[0835] 0811[工学-水利类] 0812[工学-测绘类] 

D O I:10.16337/j.1004-9037.2020.06.019

馆 藏 号:203994526...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分