限定检索结果

检索条件"作者=倪光南"
18 条 记 录,以下是1-10 订阅
视图:
排序:
倪光南:突破工业互联网核心技术
收藏 引用
《互联网经济》2019年 第4期 90-93页
作者:倪光南中国工程院 
'工业互联网'的技术内涵很广,它包含了'互联网'、'物联网'和'智能制造'等技术,以及将这些技术融合起来构成'工业互联网'的技术。为了保障'工业互联网'的安全,使其不受制于人,我们应重...
来源:详细信息评论
技术不受制于人,才能有更多话语权——访中国工程院院士倪光南
收藏 引用
《经济》2019年 第6期 21-23页
作者:张军红 王德民 倪光南《经济》杂志经济网 搜狐 中国工程院 
简介:倪光南,中国工程院院士、计算机专家。曾参与研制我国自行设计的第一台电子管计算机(119机),上世纪六七十年代开展汉字处理和字符识别研究,首创在汉字输入中应用联想功能。在担任中科院计算所公司(联想前身)和联想集团首任总工程...
来源:详细信息评论
用于低功耗设计和测试的自适应触发器
收藏 引用
《计算机辅助设计与图形学学报》2004年 第3期16卷 355-359页
作者:周锦锋 倪光南中国科学院计算技术研究所数字化技术研究室北京100080 
提出一种触发器结构———自适应触发器 ,它可以同时降低VLSI电路的工作功耗和扫描测试时的功耗 自适应触发器监视D端和Q端的逻辑电平 ,当两者的逻辑电平相等时 ,就会自动把触发器的内部时钟停在逻辑高电平 ;否则 ,触发器要跳变时 ,就...
来源:详细信息评论
完全RTL的故障数目预测及故障覆盖率计算
收藏 引用
《计算机辅助设计与图形学学报》2004年 第8期16卷 1085-1089页
作者:陈志冲 周锦锋 倪光南中国科学院计算技术研究所数字化技术研究室 中国科学院研究生院 
在超大规模集成电路设计过程中 ,门级故障仿真通常因仿真速度太慢而不能满足市场需求 ,因此近年来寄存器传输级 (RTL)故障仿真成了一个研究热点 已有的RTL的故障模型和故障仿真方法在计算系统的故障覆盖率时 ,对故障数目或者加权系数...
来源:详细信息评论
“和欣”操作系统的浏览器设计模型
收藏 引用
《计算机工程与应用》2003年 第13期39卷 13-15页
作者:朱剑民 陈榕 倪光南中国科学院计算技术研究所北京100080 
在21世纪初期,中间件、浏览器技术已经取得长足的进步,它们对Internet的发展做出了重大的贡献。但是随着网格时代的到来,资源共享不在局限于信息浏览,因此产生了浏览器模型的转变。文章在分析“和欣”操作系统的基本特征及其构件技术的...
来源:详细信息评论
七号信令系统的面向对象建模与设计
收藏 引用
《计算机研究与发展》1997年 第8期34卷 561-565页
作者:王晓波 倪光南中国科学院计算技术研究所 
随着程控交换技术的不断发展,程控交换软件日益庞大,对软件系统的维护和扩展提出了更高的要求.本文利用面向对象的方法对七号信令系统进行建模与设计,有效地提高了系统的可靠性、可维护性和可扩展性,为其它程控交换软件系统的开发...
来源:详细信息评论
针对多时钟扫描测试的可测性设计方法
收藏 引用
《计算机辅助设计与图形学学报》2003年 第4期15卷 500-502,508页
作者:周锦锋 陈志冲 倪光南中国科学院计算技术研究所数字化技术研究室北京100080 
在数字集成电路设计和生产中 ,基于扫描的测试方法是重要的可测性设计 (design for test)技术 在多时钟的扫描测试设计中 ,不同时钟域之间信号的交叉会增加测试矢量的数目 ,从而增加了测试的成本 采用新的可测性设计方法 ,在扫描测试...
来源:详细信息评论
七号信令系统中TUP和ISUP协议的兼容设计
收藏 引用
《计算机研究与发展》1998年 第1期35卷 14-18页
作者:王晓波 倪光南中国科学院计算技术研究所 
文中从信令消息、消息参数、信令过程和时限四个方面,对TUP和ISUP的协议进行了分析比较,提出了一种兼容TUP和ISUP的功能模块ITUP.这种兼容设计方法大大简化了软件编制,提高了软件系统的集成度和代码的可重用性,...
来源:详细信息评论
基于SOC的PAGER控制芯片设计
收藏 引用
《微电子学与计算机》2002年 第6期19卷 61-64页
作者:高军 周锦锋 倪光南中国科学院计算机技术研究所北京100080 
文章讨论了PAGER控制器芯片(ZQD021)的系统设计,该控制器内部集成了FLASH,SRAM、POCSAG协议解码器和嵌入式MCUCORE。重点分析了芯片的可测性设计(DFT)、内嵌FLASH设计、低功耗设计。其设计方法和思路对消费类和嵌入式控制芯片的设计有...
来源:详细信息评论
SoC设计中嵌入存储器对ATPG的影响
收藏 引用
《计算机研究与发展》2002年 第6期39卷 763-766页
作者:陈志冲 周锦锋 倪光南中国科学院计算技术研究所北京100080 
在ASIC设计中,越来越多地采用了SoC(systems-on-a-chip)方法,同时也因为采用各种IP核和嵌入存储器,给芯片的设计和测试带来了复杂性,特别是在ATPG中这些单元对故障覆盖率有较大的影响.现在已经有一些测试嵌入存储器本身的方法,但这些...
来源:详细信息评论
聚类工具 回到顶部