限定检索结果

检索条件"作者=徐安洋"
1 条 记 录,以下是1-10 订阅
视图:
排序:
2.56GHz低抖动CMOS集成锁相环的设计
收藏 引用
《电子设计工程》2020年 第16期28卷 188-193页
作者:徐安洋 郭迪 孙向明华中师范大学物理科学与技术学院硅像素实验室湖北武汉430079 
设计了一种基于TowerJazz 180 nm CMOS工艺的低抖动集成锁相环芯片。分别从鉴频鉴相器(PFD)、电荷泵(CP)、压控振荡器(VCO)、环路滤波器(LPF)等多个环路模块分析介绍了减小输出时钟抖动的方法和具体电路实现。采用Cadence仿真软件对整...
来源:详细信息评论
聚类工具 回到顶部