限定检索结果

检索条件"作者=徐静萍"
14 条 记 录,以下是1-10 订阅
视图:
排序:
恒流-恒压模式控制的锂电池充电器的设计
收藏 引用
《半导体技术》2011年 第4期36卷 291-295页
作者:徐静萍西安邮电学院电子工程学院西安710121 
设计了一款恒流-恒压充电模式控制的锂离子电池充电器,当电池电压低于2.9 V时,充电器提供涓流充电模式;当电池电压高于2.9 V时,充电器提供恒流充电模式;当电池电压达到4.2 V时,实现恒压充电模式对充电器的控制,充电电流减小。对主要子...
来源:详细信息评论
一种用于白光LED驱动的电荷泵的设计
收藏 引用
《半导体技术》2011年 第10期36卷 795-799页
作者:徐静萍西安邮电学院电子工程学院西安710121 
提出了一种可用于白光LED驱动芯片的电路设计,主要从低噪声、高效率两方面进行设计。采用线性模式控制方法,最大限度减小电荷泵电源电流纹波,从而降低噪声,同时应用多增益工作模式提高不同输入电源电压下的效率。详细讨论了其中带隙电...
来源:详细信息评论
基于CMOS工艺的低噪声高稳定性LDO的设计
收藏 引用
《半导体技术》2007年 第12期32卷 1056-1059页
作者:徐静萍 来新泉西安邮电学院电信系西安710121 西安电子科技大学电路CAD研究所西安710071 
介绍了一种LDO线性稳压器电路,给出了基本结构及其工作原理。重点分析了产生噪声的原因以及用旁路滤噪电路实现低噪声、用内部动态补偿电路实现高稳定性的电路结构和性能特点,针对输出短路或者负载电流过大设计了过流保护电路。整个电...
来源:详细信息评论
16通道数据接口模块FPGA设计
收藏 引用
《河北省科学院学报》2005年 第Z1期22卷 104-106页
作者:徐静萍西安邮电学院电子与信息工程系陕西西安710061 
主要论述了基于FPGA技术的数据接口模块(RS)的设计思想及方法.并重点介绍了板极处理器接口模块和工作模式选择模块的具体实现方法,仿真实现了设计结果.具有较强的通用性.
来源:详细信息评论
具有带隙结构的迟滞比较器电路设计
收藏 引用
《现代电子技术》2011年 第6期34卷 160-162页
作者:徐静萍西安邮电学院电子工程学院陕西西安710121 
基于LED驱动的微功耗DC-DC转换器,针对低压高稳定性的要求设计了一款具有带隙结构的迟滞比较器电路,它的最低输入电压为1.2 V,其核心电路有带隙基准比较器、射极跟随器和迟滞比较器。整个电路采用Bipolar工艺设计,利用HSpice软件对所设...
来源:详细信息评论
小学美术教学校外拓展途径研究
收藏 引用
《艺术品鉴》2018年 第12X期 329-330页
作者:徐静萍连云港市久和小学 
在小学美术教学中进行校外拓展途径研究就成为新课改背景下广大美术教育工作者研究的一个重要课题。本文分析了目前小学美术教学的现状,指出小学美术教学校外拓展的重要意义,阐述了在新课程改革背景下小学美术教学校外拓展途径,以期和...
来源:详细信息评论
XD3301过温保护模块的设计
收藏 引用
《现代电子技术》2006年 第18期29卷 128-129,133页
作者:徐静萍西安邮电学院陕西西安710121 
主要介绍了降压型(Buck)DC/DC专用集成电路XD3301的基本功能和特点,并给XD3301设计了一种CMOS工艺的高精度过温保护电路,通过芯片结温和三极管的阈值进行比较,当芯片结温高于三极管的阈值时,关断开关管;而当芯片结温低于三极管的阈值时...
来源:详细信息评论
功率因数校正控制器过压保护电路的设计
收藏 引用
《西安邮电大学学报》2011年 第S1期16卷 117-121页
作者:徐静萍西安邮电学院电子工程学院陕西西安710121 
针对功率因数校正(PFC)控制器内误差放大器电路带宽较窄(设计为100HZ)的特点,在芯片内部集成两级输出过压保护电路,能安全及时地处理芯片在启动时或负载断开时所引起的动态和静态过压情况。基于0.6um30VBCD工艺模型设计,采用Hspice软件...
来源:详细信息评论
一款低电压高精度CMOS运算放大器设计
收藏 引用
《西安邮电学院学报》2008年 第1期13卷 72-74页
作者:徐静萍西安邮电学院电子与信息工程系陕西西安710121 
设计了一种采用0.6um CMOS工艺的低电压高精度的运算放大器电路。在设计中输入级采用两对跨导器件rail-to-rail的电路结构,从而实现输入级的跨导在整个共模输入范围内保持恒定。输出级采用AB类rail-to-rail推挽结构,达到高驱动能力和低...
来源:详细信息评论
DC-DC转换器中低压迟滞比较器的电路设计
收藏 引用
《西安邮电学院学报》2011年 第1期16卷 91-93,97页
作者:徐静萍西安邮电学院电子工程学院陕西西安710121 
传统带隙电压基准和迟滞比较器需要至少2V以上的输入电压,而且占芯片面积较大。针对低压微功耗的要求,设计一种具有带隙结构的迟滞比较器电路,工作电压可低至1.2V。整个芯片的静态电流只有40uA。电路基于Bipolar工艺设计,利用Hspice软...
来源:详细信息评论
聚类工具 回到顶部