限定检索结果

检索条件"作者=朱冰莲"
13 条 记 录,以下是1-10 订阅
视图:
排序:
一种MQAM调制器的设计与实现
收藏 引用
《电子技术应用》2005年 第2期31卷 52-54页
作者:朱冰莲 梁立宏重庆大学通信工程学院400044 
提出了一种利用FIR滤波器系数对称性、CSD编码和数据选择器简化MQAM调制器设计的新方法。用该方法在FPGA上实现4、16、64、256QAM调制器。实验证明该方法在硬件资源消耗和工作时钟频率方面都有较大的改善。
来源:详细信息评论
一种基于改进型CORDIC算法的数控振荡器
收藏 引用
《电子技术应用》2007年 第7期33卷 52-54页
作者:朱冰莲 罗正岳 陈禧重庆大学通信工程学院重庆400030 
在对传统CORDIC算法进行改进的基础上,讨论了一种基于改进型CORDIC算法的NCO实现方法,该设计占用资源少、运算速度快、易于扩展。仿真结果证明该设计具有较高的性价比。
来源:详细信息评论
独特字块结构的单载波时频混合均衡器设计
收藏 引用
《计算机应用》2010年 第6期30卷 1466-1468,1474页
作者:朱冰莲 刘海丰 张松重庆大学通信工程学院重庆400044 
在单载波块传输系统中,提出了一种更适用于基于独特字块结构的时频混合判决反馈均衡器的设计方法。该方法利用独特字的已知特性,在接收端将经过信道的独特字和有用数据分开,再进行均衡处理,恢复出原始数据。根据这一方法,给出了基于独...
来源:详细信息评论
一种便携式半导体激光PDT控制系统
收藏 引用
《光电子.激光》2002年 第5期13卷 471-473页
作者:田学隆 刘国传 朱冰莲重庆大学生物工程学院生物力学与组织工程教育部重点实验室重庆400044 重庆大学通信工程学院重庆400044 
设计研制了与第 2代光敏剂相配用的半导体激光光动力治疗 (PDT)控制系统。该系统采用掌上电脑 (PDA) ,用 VC6 .0编程 ,通过 PDA并口控制恒流源及制冷电路来驱动半导体激光器。结果表明 ,系统接入半导体激光器 ,控制系统工作正常 ;系统...
来源:详细信息评论
校企联合指导毕业设计探讨
收藏 引用
《重庆大学学报(社会科学版)》2001年 第3期7卷 106-108页
作者:朱冰莲重庆大学通信与测控工程学院重庆400044 
总结实践经验 ,探讨校企联合指导毕业设计的优势及前途 。
来源:详细信息评论
任意长度线性相位余弦调制滤波器组的设计
收藏 引用
《重庆理工大学学报(自然科学)》2010年 第11期24卷 66-70页
作者:朱冰莲 袁虎重庆大学通信工程学院重庆400044 
提出了一种任意长度线性相位余弦调制滤波器组的设计实现方法。首先将原型滤波器的设计转化为一个带二次约束的最小二乘(QCLS)优化问题,然后利用拉格朗日乘数法,通过迭代来解决这一优化问题。设计实例表明,该方法对于任意长度线性相位...
来源:详细信息评论
高效复数流水线蝶形单元的FPGA实现
收藏 引用
《电子测量与仪器学报》2005年 第4期19卷 77-80页
作者:朱冰莲 孔杰重庆大学通信工程学院重庆400044 
在实时信号处理系统的设计中,要求用尽量少的硬件资源实现高速的FFT蝶形运算,本文介绍了一种高效复数流水线蝶形单元的FPGA实现,该方法充分结合信号处理算法和EDA优化手段,从成本和速度两个方面折中考虑,在大大减少存储单元和提高速度...
来源:详细信息评论
基于SRAM型FPGA的数字信号处理实现
收藏 引用
《重庆通信学院学报》2003年 第4期22卷 44-48页
作者:朱冰莲 谢伟重庆大学通信工程学院重庆400044 
本文比较了FPGA芯片、通用DSP芯片、专用DSP芯片及ASIC在实现数字信号处理方面的差异,介绍了FPGA在实现数字信号处理方面的优势,并简要地介绍了FPGA在信号处理方面设计的新方法,最后对常用的分布式算法及在FPGA中实现的结构进行了详...
来源:详细信息评论
一种基于加窗基扩展模型的OFDM信道估计算法
收藏 引用
《计算机工程与应用》2014年 第22期50卷 217-222页
作者:朱冰莲 钱明达 李士涛 杨吉祥重庆大学通信工程学院重庆400044 
针对双选择衰落信道下OFDM系统中基于复指数基扩展模型(CE-BEM)的信道估计算法存在的不足,提出了一种基于加窗的基扩展模型信道估计算法。该算法通过时域加窗和去窗处理来减少CE-BEM存在的频谱泄露,并抑制多普勒频移对估计性能的影响;...
来源:详细信息评论
FPGA控制下面阵CCD时序发生器设计及硬件实现
收藏 引用
《电子科技》2011年 第6期24卷 127-130,133页
作者:朱冰莲 杜培强 运明华重庆大学通信工程学院重庆400044 
在分析Sony公司ICX098BQ面阵CCD图像传感器驱动时序的基础上,对可调节曝光时间的CCD时序发生器及其硬件电路进行设计。选用FPGA器件作为硬件设计平台,使用VHDL语言对时序关系进行了硬件描述,采用Quartus Ⅱ 8.0对所设计的时序发生器进...
来源:详细信息评论
聚类工具 回到顶部