限定检索结果

检索条件"作者=程小芩"
5 条 记 录,以下是1-10 订阅
视图:
排序:
基于SATA2.0的SerDes走线设计方法及验证
收藏 引用
《信息通信》2019年 第1期32卷 178-180页
作者:程小芩 强凯中国航空工业集团公司西安航空计算技术研究所陕西西安710065 
文章描述了一种与SATA2.0接口相连的SerDes总线走线设计方法并进行了仿真验证。模块设计了同一路SerDes高速信号不同时挂载BGA和插装式两路电子盘的走线方式,并通过提取链路S参数进行仿真验证了该种设计方法的可行性。
来源:详细信息评论
PowerPC8270数据处理模块的异步总线接口设计
收藏 引用
《信息通信》2019年 第6期32卷 75-76页
作者:刘博 颜丰琳 程小芩航空工业西安航空计算技术研究所 
针对嵌入式计算机系统中的60X总线应用,文章提出了一种PowerPC8270数据处理模块的异步总线接口设计。文章先介绍了该模块的系统结构,然后主要介绍了PowerPC8270处理器的异步总线接口硬件结构和软件设计思想,支持外部设备的灵活访问。
来源:详细信息评论
一种嵌入式CAN总线系统硬件设计
收藏 引用
《信息通信》2018年 第10期31卷 36-37页
作者:强凯 刘博 程小芩航空工业西安航空计算技术研究所陕西西安710065 
CAN总线通信协议是ISO国际标准化的串行通信协议,以其低成本、高可靠性以及高性能等特点在当今汽车、船舶和工业设备等行业得到广泛应用。文章提出了一种嵌入式CAN总线系统的硬件设计方法,基于PowerPC嵌入式处理器、FPGA以及CAN微控制...
来源:详细信息评论
基于P2040处理器的启动机制设计
收藏 引用
《信息技术与信息化》2022年 第2期 118-121页
作者: 强凯 李璐 程小芩航空工业西安航空计算技术研究所陕西西安710065 
P2040处理器为新一代四核处理器,基于P2040处理器设计其启动机制,包括电源、时钟、复位、复位配置字、DDR、FLASH等的配置设计。通过CPLD设计状态机实现对电源的上电顺序的配置,通过复位配置字实现对工作状态进行自定义配置,同时在复位...
来源:详细信息评论
P2020处理器GPCM接口时序研究
收藏 引用
《航空计算技术》2019年 第1期49卷 127-129页
作者:冯毅 陈颖图 程小芩航空工业西安航空计算技术研究所陕西西安710068 
P2020处理器在设计时,处理器运行所需要的引导序、操作系统和应用序等通常贮存在外部FLASH中,且FLASH与处理器的GPCM接口交联。大量的工实践证明,使用P2020默认的GPCM接口参数时序进行参数配置,在固化或者加载FLASH序时会出现...
来源:详细信息评论
聚类工具 回到顶部