限定检索结果

检索条件"作者=贾嵩"
14 条 记 录,以下是1-10 订阅
视图:
排序:
一种基于位线电荷循环的低功耗SRAM阵列设计
收藏 引用
《北京大学学报(自然科学版)》2021年 第5期57卷 815-822页
作者:张瀚尊 贾嵩 杨建成 王源北京大学微电子学研究所北京100871 北京大学微电子器件与电路重点实验室北京100871 
为了降低静态随机存储器(SRAM)的动态功耗,提出一种基于位线电荷循环的读写辅助电路的SRAM阵列。与传统设计性比,辅助电路中转和保存了在读写操作中本该被直接泄放掉的位线电荷,并重新用于下一个周期的位线充电。提出的SRAM存储器采用标...
来源:详细信息评论
基于多级放大结构的高速低功耗时间数字转换器设计
收藏 引用
《北京大学学报(自然科学版)》2018年 第2期54卷 299-306页
作者:范传奇 贾嵩 王振宇 严伟 吴泽波北京大学软件与微电子学院北京100871 教育部微电子器件和电路重点实验室北京大学信息科学技术学院北京100871 
提出一种多级放大时间数字转换器新型结构。该结构由粗测和细测组成,粗测部分利用延时链得到小于一个延时单元的关键余量,并设计了面积小、功耗低的关键余量选择逻辑。细测部分,利用两倍时间放大器和过半判断器从高位到低位依次产生4位...
来源:详细信息评论
栅耦合型静电泄放保护结构设计
收藏 引用
《物理学报》2007年 第12期56卷 7242-7247页
作者:王源 贾嵩 孙磊 张钢刚 张兴 吉利久北京大学微电子研究院北京100871 
提出了一种新型栅耦合型静电泄放(ESD)保护器件——压焊块电容栅耦合型保护管.该结构不仅解决了原有栅耦合型结构对特定ESD冲击不能及时响应的问题,而且节省了版图面积,提高了ESD失效电压.0.5μm标准互补型金属氧化物半导体工艺流片测...
来源:详细信息评论
对数跳跃加法器的算法及结构设计
收藏 引用
《电子学报》2003年 第8期31卷 1186-1189页
作者:贾嵩 刘飞 刘凌 陈中建 吉利久北京大学微电子研究院北京100871 
本文介绍一种新型加法器结构———对数跳跃加法器 ,该结构结合进位跳跃加法器和树形超前进位加法器算法 ,将跳跃进位分组内的进位链改成二叉树形超前进位结构 ,组内的路径延迟同操作数长度呈对数关系 ,因而结合了传统进位跳跃结构面积...
来源:详细信息评论
低功耗异或同或电路的设计研究
收藏 引用
《北京大学学报(自然科学版)》2006年 第3期42卷 380-384页
作者:兰景宏 王芳 吉利久 贾嵩北京大学微电子系北京100871 
提出了2种传输管实现的新型低功耗异或门结构,UPPL(UnsymmetricalPushPullPassTransistorLogic)结构和CPPL(ComplementaryPushPullPassTransistorLogic)结构,两者均为非互补输入,互补输出,都能够同时产生异或和同或信号,且输出为全摆幅...
来源:详细信息评论
一种低时延的串行RapidIO端点设计方案(英文)
收藏 引用
《北京大学学报(自然科学版)》2013年 第4期49卷 570-578页
作者:吴峰锋 贾嵩 王源 张大成北京大学微电子研究院器件与线路重点实验室北京100871 
提出一种可兼容V1.3版本规范的低时延端点实现方案。在该方案中,输出和输入路径上的多数模块工作在直通模式以产生稳定的低时延。对于事务接口,请求和响应可以通过不同的用户定义端口输入并共享传输路径,而且同时发起的事务能在安全的...
来源:详细信息评论
单器件时钟负载限制竞争RAM锁存器设计(英文)
收藏 引用
《北京大学学报(自然科学版)》2014年 第4期50卷 685-689页
作者:贾嵩 刘黎 李涛 李夏禹 王源 张钢刚北京大学微纳电子学系、教育部微电子器件和电路重点实验室北京100871 
提出一种新型RAM锁存器,通过引入并行充电支路,可避免开关电流和充电速度之间的矛盾。与传统结构相比,新结构不仅能提高充电速度,而且能降低短路功耗。此外,新结构中时钟负载只有一个MOS管,能有效降低时钟功耗。Hspice仿真结果表明,新的...
来源:详细信息评论
高速桶式移位器的设计研究
收藏 引用
《微电子学与计算机》2007年 第1期24卷 42-44页
作者:宣传忠 周林杰 贾嵩北京大学微电子学研究院北京100871 
文章基于传统的部分译码桶式移位器,对其关键路径进行了改进,根据移位的特点,引进了一种逆序变换方法以达到数据路径与控制路径的平衡,并据此提出了一种折叠式的电路结构以减少连线延迟和面积,改进后BS的关键路径由一级三输入与非门和...
来源:详细信息评论
Static CMOS Implementation of Logarithmic Skip Adder
收藏 引用
《Journal of Semiconductors》2003年 第11期24卷 1159-1165页
作者:贾嵩 刘飞 刘凌 陈中建 吉利久北京大学微电子研究院北京100871 
Circuit design of 32 bit logarithmic skip adder (LSA) is introduced to implement high performance,low power *** carry lookahead adder is included into groups of carry skip adder and the hybrid structure costs 30% les...
来源:详细信息评论
A Fast Acquisition PLL with Wide Tuning Range
收藏 引用
《Journal of Semiconductors》2007年 第3期28卷 365-371页
作者:葛岩 贾嵩 叶红飞 吉利久北京大学微电子学研究所北京100871 
We present a design for an adaptive gain phase-locked loop (PLL) that features fast acquisition,low jitter,and wide tuning range. A dual-edge-triggered phase frequency detector (PFD) and a self-regulated voltage c...
来源:详细信息评论
聚类工具 回到顶部